文章插图
发射极耦合逻辑电路【发射极耦合逻辑电路】发射极耦合逻辑电路(emitter coupled logic)是指以多个电晶体的发射极相互耦合加上射极跟随器组成的电路,简称ECL电路 。其基本单元电路由提供“或”、“或非”逻辑功能的电流开关和完成电平位移与级联的射极跟随器两部分组成 。逻辑功能的灵活性 。使用ECL电路的互补输入输出,同相集电极的“点与”,跟随器输出的“线或”,以及多层逻辑门的“串联与”等,可以扩充电路的逻辑功能,节省电路功耗和元件数,为电路的逻辑设计和逻辑运用带来灵活性和方便性 。ECL 电路的缺点是电路功耗大、电平阈值电压随温度而漂移等 。
公式输入输出的逻辑关係为由输入电晶体T1、T2、T3、T4和定偏电晶体Tb构成差动式结构的电流开关,其间的耦合是通过发射极电阻Re实现,因名发射极耦合逻辑电路 。Tb的基极接有固定偏压Ub,当有m 发射极耦合逻辑电路个输入管的基极加入信号Ui时,流过C1、C2两点的电流满足下式式中αO为输入和定偏管共基直流放大係数 。发射极耦合逻辑电路
文章插图
发射极耦合逻辑电路随着Ui的变化,IO在差分对中切变 。当输入信号满时,电路具有整形性质,C1、C2两点出现用电流电平或电压电平辨别的四个状 发射极耦合逻辑电路
文章插图
发射极耦合逻辑电路态,因而又称电流开关 。它靠Ui对电流的引导完成电流开关作用 。ECL电路的特点1958年,制出第一块电流开关,并成功地使用了射极跟随器作电平移动,解决了信号电平的级联问题,改善了ECL电路的基本单元电路 。发射极耦合逻辑电路
文章插图
发射极耦合逻辑电路为了保持电路的非饱和性质,ECL电路的逻辑幅度的典型值为0.8伏,高电平的典型值为-0.8伏 。低电平的典型值为-1.6伏,定偏电晶体基极参考电平为-1.2伏 。由于发射极耦合电阻Re的负反馈作用,电路工作时电流是在差分对中切变,不产生大的扰动 。同时,由于射极跟随器的隔离作用而能保证电路在较小的逻辑幅度下也能稳定可靠地工作 。①开关速度快(1纳秒左右) 。比通常的电晶体-电晶体逻辑电路开关速度快几倍 。②可以很方便地组成、扩充电路的逻辑功能,节省元件数 。缺点是电路功耗大、电平阈值电压随温度而漂移等。ECL电路主要用于构成超高速积体电路,如高速、大型、巨型计算机等 。电路中,电晶体工作于非饱和区,Tb在共基极组态下工作 。电路差动式结构的加速作用,使共发射极的输入管实际工作在準共基极状态下 。小的逻辑幅度等条件保证了电路的高速度 。电流开关在60年代即已用于计算机,使计算机的性能大大提高 。ECL电路的实用ECL电路主要用于构成超高速积体电路,如高速、大型、巨型计算机等 。电路中,电晶体工作于非饱和区,Tb在共基极组态下工作 。电路差动式结构的加速作用,使共发射极的输入管实际工作在準共基极状态下 。小的逻辑幅度等条件保证了电路的高速度 。电流开关在60年代即已用于计算机,使计算机的性能大大提高 。
文章插图
发射极耦合逻辑是建立在一个多输入差分放大器来放大并结合数位讯号,并发射追随者调节直流电压等级为基础 。因此,电晶体的栅极在没有进入过饱和度,也没有得到过完全关闭 。电晶体留在他们的积极经营区域完全在任何时候 。作为一个结果,没有一个电晶体的电荷存储时间抗衡,并能更迅速地改变状态 。因此,这种逻辑门的主要优点是非常高的速度 。
- 2010MBA联考综合能力逻辑高分指南
- 费耐尔逻辑模型
- MBA,MPA,MPAcc,GCT逻辑推理——高效思维技法与训练指导
- 第3版 逻辑设计基础
- 考研英语逻辑辨证记忆30天
- 集成逻辑门
- 网站物理结构、逻辑结构
- 2012MBA MPA MPAcc联考逻辑精点
- 第3版 数字逻辑与Verilog设计
- 强耦合超导体