第二版 微机原理与接口技术


第二版 微机原理与接口技术

文章插图
微机原理与接口技术(第二版)【第二版 微机原理与接口技术】《微机原理与接口技术(第二版)》是2007年人民邮电出版社出版的图书,作者是周明德 。本书适合各类高等院校、各种成人教育学校和培训班作为教材使用 。
基本介绍书名:微机原理与接口技术(第二版)
作者:周明德 
ISBN:978-7-115-15751-5/TP
页数:371页
定价:34.00元
出版社:人民邮电出版社
出版时间:2007年4月
装帧:平装
开本:16 开
丛 书 名 :高等学校21世纪教材
字数:585千字
内容简介本书是《微机原理与接口技术》的第二版 。本版本根据微处理器的最新发展(超执行绪技术、双核技术),从Intel系列微处理器整体着眼,又落实到最基本、最常用的8086处理器,介绍了微机系统原理、Intel系列微处理器结构、8086指令系统和彙编语言程式设计、主存储器及与CPU的接口、输入输出、中断以及常用的微机接口电路和数模(D/A)转换与模数(A/D)转换接口 。本修订版根据教学改革的要求与授课教师的意见,作了必要的精简与修改 。全书观点新、实用性强 。目录第1章 概述 11.1 IA-32结构的概要历史 11.1.1 8086 21.1.2 80386 21.1.3 80486 31.1.4 奔腾(Pentium) 31.1.5 P6系列处理器 41.1.6 奔腾II 41.1.7 奔腾III 41.1.8 Intel Pentium 4处理器 41.1.9 Intel超执行绪处理器 41.1.10 Intel双核技术处理器 51.2 计算机基础 61.2.1 计算机的基本结构 61.2.2 常用的名词术语和二进制编码 81.2.3 指令程式和指令系统 91.2.4 初级计算机 101.2.5 简单程式举例 121.2.6 定址方式 171.3 计算机的硬体和软体 211.3.1 系统软体 221.3.2 套用软体 221.3.3 支撑(或称为支持)软体 231.4 微型计算机的结构 231.4.1 微型计算机的外部结构 231.4.2 微型计算机的内部结构 241.5 多媒体计算机 251.5.1 人机接口 251.5.2 多媒体计算机的主要功能 251.5.3 多媒体计算机的组成 26习题 27第2章 IA-32结构微处理器与8086 302.1 IA-32微处理器是8086的延伸 302.1.1 8086功能的扩展 302.1.2 8086性能的提高 312.2 8086的功能结构 322.3 8086微处理器的执行环境 342.3.1 基本执行环境概要 342.3.2 基本的程式执行暂存器 342.3.3 存储器组织 39习题 41第3章 8086指令系统 423.1 基本数据类型 423.1.1 字、双字的对齐 423.1.2 数字数据类型 433.1.3 指针数据类型 443.1.4 串数据类型 443.2 8086的指令格式 443.3 8086指令的运算元定址方式 453.3.1 立即数 453.3.2 暂存器运算元 463.3.3 存储器运算元 463.3.4 I/O连线埠定址 503.4 8086的通用指令 503.4.1 数据传送指令 503.4.2 二进制算术指令 543.4.3 十进制算术指令 603.4.4 逻辑指令 633.4.5 移位和循环移位指令 653.4.6 控制传送指令 683.4.7 串指令 743.4.8 标誌控制操作 783.4.9 段暂存器指令 783.4.10 杂项指令 79习题 79第4章 彙编语言程式设计 834.1 彙编语言的格式 834.1.1 8086彙编语言程式的一个例子 834.1.2 8086彙编语言源程式的格式 844.2 语句行的构成 844.2.1 标记(Token) 844.2.2 符号(Symbol) 874.2.3 表达式(Expressions) 884.2.4 语句(Statements) 914.3 指示性语句(Directive Statements) 924.3.1 符号定义语句 924.3.2 数据定义语句 934.3.3 段定义语句 994.3.4 过程定义语句 1024.3.5 结束语句 1044.4 指令语句 1044.4.1 指令助记符 1044.4.2 指令前缀 1054.4.3 运算元定址方式 1054.4.4 串操作指令 1074.5 彙编语言程式设计及举例 1104.5.1 算术运算程式设计(直线运行程式) 1104.5.2 分支程式设计 1124.5.3 循环程式设计 1134.5.4 字元串处理程式设计 1154.5.5 码转换程式设计 1194.5.6 有关I/O的DOS功能调用 1234.5.7 宏彙编与条件彙编 127习题 136第5章 处理器汇流排时序和系统汇流排 1385.1 8086的引脚功能 1385.2 8086处理器时序 1425.3 系统汇流排 1495.3.1 概述 1495.3.2 PC汇流排 1545.3.3 ISA汇流排 1545.3.4 PCI汇流排 1555.3.5 USB汇流排 158习题 159第6章 存储器 1616.1 半导体存储器的分类 1626.1.1 RAM的种类 1626.1.2 ROM的种类 1636.2读写存储器RAM 1636.2.1 基本存储电路 1636.2.2 RAM的结构 1656.2.3 RAM与CPU的连线 1686.2.4 64K位动态RAM存储器 1726.3 现代RAM 1766.3.1 记忆体条的构成 1776.3.2 扩展数据输出动态随机访问存储器EDO DRAM 1776.3.3 同步动态随机访问存储器SDRAM 1786.3.4 突发存取的高速动态随机存储器Rambus DRAM 1806.4 唯读存储器(ROM) 1816.4.1 掩模唯读存储器 1816.4.2 可擦除的可程式序的唯读存储器EPROM 183习题 190第7章 输入和输出 1947.1 概述 1947.1.1 输入输出的定址方式 1947.1.2 CPU与I/O设备之间的接口信息 1957.1.3 CPU的输入输出时序 1967.1.4 CPU与接口电路间数据传送的形式 1967.1.5 IBM PC的外设接口与现代PC的外设接口 1977.2 CPU与外设数据传送的方式 1997.2.1 查询传送方式 2007.2.2 中断传送方式 2037.2.3 直接数据通道传送(DMA) 2047.3 DMA控制器 2067.3.1 主要功能 2067.3.2 8237的结构 2077.3.3 8237的工作周期 2087.3.4 8237的引线 2087.3.5 8237的工作方式 2117.3.6 8237的暂存器组和编程 212习题 218 第8章 中断 2218.1 概述 2218.1.1 为什幺要用中断 2218.1.2 中断源 2218.1.3 中断系统的功能 2228.2 最简单的中断情况 2228.2.1 CPU回响中断的条件 2238.2.2 CPU对中断的回响 2248.3 中断优先权 2268.3.1 用软体确定中断优先权 2268.3.2 硬体优先权排队电路 2278.4 8086的中断方式 2298.4.1 外部中断 2298.4.2 内部中断 2308.4.3 中断向量表 2308.4.4 8086中的中断回响和处理过程 2318.5 中断控制器Intel 8259A 2338.5.1 功能 2338.5.2 结构 2338.5.3 8259A的引线 2348.5.4 8259A的中断顺序 2358.5.5 8259A的编程 2358.5.6 8259A的工作方式 240习题 243第9章 计数器和定时器电路Intel 8253/8254-PIT 2469.1 概述 2469.1.1 主要功能 2469.1.2 8253-PIT的内部结构 2479.1.3 8253-PIT的引线 2489.2 8253-PIT的控制字 2499.3 8253-PIT的工作方式 2509.3.1 方式0—计完最后一个数时中断 2509.3.2 8253-PIT工作方式小结 2519.4 8253-PIT的编程 2539.5 8254-PIT 254习题 255第10章 并行接口晶片 25710.1 可程式的并行输入/输出接口晶片8255A-5的结构 25710.2 方式选择 25910.2.1 “方式”选择控制字 25910.2.2 方式选择举例 26110.2.3 按位置位/复位功能 26210.3 方式0的功能 26310.3.1 方式0的基本功能 26310.3.2 方式0的时序 26410.4 方式1的功能 26410.4.1 主要功能 26410.4.2 方式1输入 26510.4.3 方式1输出 26610.5 方式2的功能 26810.5.1 主要功能 26810.5.2 时序 26910.5.3 方式2的控制字 26910.6 8255A套用举例 270习题 272第11章 串列通信及接口电路 27411.1 串列通信 27411.1.1 概述 27411.1.2 串列接口标準EIA RS-232C接口 27811.2 Intel 8251A可程式通信接口 28011.2.1 8251的基本性能 28011.2.2 8251的方框图 28111.2.3 接口信号 28211.2.4 8251的编程 28411.2.5 8251套用举例 287习题 289 第12章 数模(D/A)转换与模数(A/D)转换接口 29112.1 模拟量输入与输出通道 29112.1.1 模拟量输入通道的组成 29212.1.2 模拟量输出通道的组成 29212.2 数模(D/A)转换器 29312.2.1 D/A转换的基本原理 29312.2.2 D/A转换器的主要技术指标 29412.2.3 典型的D/A转换器晶片 29512.3 D/A转换器与微处理器的接口 29912.3.1 8位D/A转换晶片与CPU的接口 29912.3.2 12位D/A转换晶片与CPU的接口 30012.4 模数(A/D)转换器 30112.4.1 A/D转换的基本原理 30112.4.2 A/D转换器的主要技术指标 30212.4.3 A/D转换器与系统连线的问题 30312.4.4 典型的A/D转换晶片 30412.5 A/D转换器与微处理器的接口 30712.5.1 8位A/D转换晶片与CPU的接口 30812.5.2 12位A/D转换晶片与CPU的接口 30912.6 D/A、A/D转换套用举例 31012.6.1 D/A转换举例 31012.6.2 A/D转换举例 311习题 313第13章 IA-32微处理器 31413.1 IA-32处理器的功能结构 31413.1.1 80386的功能结构 31413.1.2 80486的功能结构 31613.2 IA-32结构微处理器的指令系统的发展 31713.3 IA-32结构微处理器的性能发展 31913.3.1 IA-32的流水线结构简介 31913.3.2 Cache 32413.4 IA-32结构微处理器的执行环境 32813.4.1 操作模式 32813.4.2 基本执行环境概要 32813.4.3 存储器组织 33013.4.4 基本的程式执行暂存器 33213.4.5 X87 FPU结构 33713.5 IA-32 处理器的工作方式 34013.6 保护虚地址方式 34113.6.1 保护方式下的定址机制 34113.6.2 全局描述符表和局部描述符表 34213.6.3 描述符 34313.6.4 选择子 34713.6.5 段描述符的高速缓冲暂存器 34713.6.6 IA-32微处理器中的特权级 34913.6.7 任务切换 35613.7 虚拟存储器管理与IA-32微处理器的MMU单元 36013.7.1 虚拟存储器概念 36013.7.2 Intel IA-32结构微处理器的存储管理单元 364习题 371