视频速度模数转换器( 三 )


视频速度模数转换器

文章插图
如图是简单的3+3结构的分段数模转换器,低三位是二进制权重结构,电流源大小分别为1*I0,2*I0,4*IO,总电流为7*IO;高三位由Unary结构来实现,每个电流源的电流大小为8*IO 。可以知道最差微分非线性误差发生低三位二进制权重电流全部开/关以及单个Unary电流源关/开的时候 。最差DNL为(2n+1_1)1/2* σ(I)/IO,其中n为LSB二进制权重DAC的位数,此例的值为3 。一般对于N比特电流舵数模转换器来讲,如果规定了输出电压的幅度以及电阻负载的大小,那最小单元的电流也就确定:Iunit=VSWING/(RL*2N),所以不管以哪种结构来实现电流舵DAC,电流单元矩阵的电流消耗都是一致的,不同的是数字电路部分会存在差别,Unary解码器将二进制输入解码为温度计码,占用的比特数越多,则解码电路越複杂,功率消耗也就越大,但同时精度也就会越高;二进制码占用的比特数越多,解码电路越简单,面积和功耗相对也就小,但是精度会相对差一些,所以在实际设计中要根据代工厂提供的工艺(Process)结合实际情况进行折衷(Tradeoff) 。